本项目实现的是一个微riscv处理器核(tinyriscv),用verilog语言编写,只求以最简单、最通俗易懂的方式实现riscv指令的功能,因此没有特意去对代码做任何的优化,因此你会看到里面写的代码有很多冗余的地方。tinyriscv处理器核有以下特点:

1)实现了RV32I指令集,通过riscv的RV32I指令兼容性测试,支持以下指令:add addi and andi auipc beq bge bgeu blt bltu bne fence_i jal jalr lb lbu lh lhu lw lui or ori sb sh sw sll slli slt slti sltiu sltu sra srai srl srli sub xor xori;

2)采用三级流水线,即取指,译码、访存、执行,回写;

3)可以运行简单的c语言程序;

 

详细内容和源码见  码云:https://gitee.com/liangkangnan/tinyriscv

内容来源于网络如有侵权请私信删除

文章来源: 博客园

原文链接: https://www.cnblogs.com/lknlfy/p/12045989.html

你还没有登录,请先登录注册
  • 还没有人评论,欢迎说说您的想法!